前級(jí)用什么電容(前級(jí)輸出電容)

前沿拓展:

前級(jí)用什么電容

比較便宜的,又較好的是6N3吧,6DJ8更好比較貴一點(diǎn)。交流聲是不是燈絲供電引起的,理順一下供電線和信號(hào)線。

我們?cè)谶M(jìn)行電路板設(shè)計(jì)時(shí),有很多老師都會(huì)說每個(gè)電源腳要放一個(gè)0.1uF或0.01uF的濾波電容,說是能濾除一些電源噪聲,能使芯片運(yùn)行穩(wěn)定。你知道這是為什么呢?到底要放多少容值的電容呢?

這時(shí)老師都會(huì)建議你在芯片的每個(gè)電源腳放一個(gè)0.1uF的電容。這個(gè)都是一般的原則,不過不是所有的都這樣,你放個(gè)0.1uF的電容就可以了。這個(gè)還是要具體情況具體分析了。我們從下面兩點(diǎn)來分析這個(gè)原理。

電容的實(shí)際特性

我們首先來看一個(gè)電容的實(shí)際模型,如下圖所示

其實(shí)一個(gè)電容里面是有寄生電感ESL,寄生電阻ESR的,在低頻時(shí),這些都可以忽略不計(jì),但到高頻時(shí),頻率高到一定階段,這個(gè)電容可能就不是電容了,寄生電感作為主導(dǎo)作用了。來看看下面一個(gè)圖表

可以看出電容是有選頻特性的,在一個(gè)頻率范圍內(nèi)濾波特性最好。影響這個(gè)特性的是電容的品質(zhì)因素Q, Q=1/ωCESR,ESR越大,Q就越小,曲線就越平坦,反之ESR越小,Q就越大,曲線就越尖。通常鉭電容和鋁電解有比較小的ESL,而ESR大,所以鉭電容和鋁電解具有很寬的有效頻率范圍,非常適合前級(jí)的板級(jí)濾波。

電容的去耦半徑

都說要靠近芯片電源腳放電容,那要靠多近才算是近。這個(gè)就有一個(gè)電容的去耦半徑的問題,要使電容有去耦濾波特性,作用對(duì)象必須在這個(gè)電容的去耦半徑范圍內(nèi),在這個(gè)去耦半徑外,電容就沒有什么作用了。

我們就給大家說說這個(gè)去耦半徑的經(jīng)驗(yàn)計(jì)算公式,如下

也就是電容諧振頻率波長的五十分之一,例如:0.001uF陶瓷電容,如果安裝到電路板上后總的寄生電感為1.6nH,那么其安裝后的諧振頻率為125.8MHz,諧振周期為7.95ps。假設(shè)信號(hào)在電路板上的傳播速度為166ps/inch,則波長為47.9英寸。電容去耦半徑為47.9/50=0.958英寸,大約等于2.4厘米。

電容諧振頻率一般都可以從手冊(cè)上找到,大電容,它的諧振頻率越小,波長就越長,那它的去耦半徑就越大。所以說220uF這些大電容,去耦半徑是很大的,它可以離電源腳很遠(yuǎn)也是能產(chǎn)生作用的。

那說了這么多,那什么頻率該放什么電容,我們也來一個(gè)表

說到現(xiàn)在,對(duì)于電源腳該放什么容值的電容,還有要放多近,應(yīng)該有一個(gè)質(zhì)的了解了。這篇是我多年的經(jīng)驗(yàn),加上查了很多資料總結(jié)出來的,希望對(duì)大家有用。在實(shí)際電路設(shè)計(jì)中,大家能運(yùn)用這些知識(shí),應(yīng)用到工作中。

原創(chuàng):臥龍會(huì) 上尉Shonway

臥龍會(huì),臥虎藏龍,IT高手匯聚!由多名十幾年的IT技術(shù)設(shè)計(jì)師組成,歡迎關(guān)注!

拓展知識(shí):

標(biāo)題:前級(jí)用什么電容(前級(jí)輸出電容)

地址:http://www.17168cn.cn/gzdm/12701.html